![Cadence Allegro 17.4电子设计速成实战宝典](https://wfqqreader-1252317822.image.myqcloud.com/cover/936/43737936/b_43737936.jpg)
上QQ阅读APP看本书,新人免费读10天
设备和账号都新为新人
5.1.3 Preferences设置
执行菜单命令“Options”→“Preferences”,打开“Preferences”对话框。
Colors/Print:表示设置颜色,如果非必需,则选择默认即可。如图5-17所示,勾选相应选项,表示选择打印该选项,反之不打印。如需修改颜色,则单击颜色框修改即可。
![](https://epubservercos.yuewen.com/ECAEA3/23020635009726006/epubprivate/OEBPS/Images/42034_97_1.jpg?sign=1739476693-562p6tstKn080l1FG9OoAkdFPtFXajbn-0-93b6cea650248e65e7e83f451637c42a)
图5-17 “Colors/Print”面板
Grid Display:格点设置,如图5-18所示。
![](https://epubservercos.yuewen.com/ECAEA3/23020635009726006/epubprivate/OEBPS/Images/42034_97_2.jpg?sign=1739476693-QVjMpGcYsF8a2wdqcW0v0E9aqOrZNbNR-0-68854d0f4fd41b5aca91f04f89eded58)
图5-18 “Grid Display”面板
● Schematic Page Grid:原理图设置格点。
● Part and Symblol Grid:封装设置格点。
● Visible:勾选为可视,反之为不可视。
● Grid Style:格点风格分为“Dots”(点状)、“Lines”(线装),推荐在设计时选择线状,以便于在设计时能非常明了地发现元器件以及封装是否在线上。
● Grid spacing:格点间距,原理图与封装是统一的,基本上是选择一对一。
● Pointer snap to grid:自动抓取格点。
Pan and Zoom:放大缩小,如图5-19所示。
![](https://epubservercos.yuewen.com/ECAEA3/23020635009726006/epubprivate/OEBPS/Images/42034_98_1.jpg?sign=1739476693-GS5PKCUZDGv8jl4WbDS9etcMysLMj3lV-0-3a8d144cbc82c3634c8ef9d433949a1a)
图5-19 “Pan and Zoom”面板
Select:选择默认即可。
Miscellaneous:用得较多是“Auto Reference”,勾选第一个“Automatically reference placed”表示在放置元器件时,复制元器件粘贴时会自动增加位号。不想自动增加位号,单击“Preserve reference on copy”即可。
Text Editor:位号编辑界面。
Board Simulation:标签页用来选择对PCB设计进行模拟仿真的工具,可以选择用“Verilog”或“VHDL”。